Опубликован: 21.06.2011 | Уровень: для всех | Доступ: свободно
Лекция 5:

Каскадное соединение дешифраторов

< Лекция 4 || Лекция 5: 12 || Лекция 6 >
Аннотация: Рассматривается принцип каскадного соединения нескольких дешифраторов.

Необходимость каскадного соединения нескольких дешифраторов возникает в том случае, когда разрядность одной ИС оказывается недостаточной для адресации большого количества различных устройств. Например, в нашем распоряжении схемы дешифратора на 2 входа и, соответственно, 4 выхода. А необходимо организовать возможность обращения к 16 цифровым устройствам. Очевидно, что для построения такой схемы понадобятся 4 ИС дешифратора указанной разрядности (выходная часть схемы на рис. 5.1). Первый из них будет обеспечивать выдачу сигналов Q_{0}…Q_{3}, второй - Q_{4}…Q_{7}, третий - Q_{8}…Q_{11} и последний, четвёртый - Q_{12}…Q_{15}. Для обеспечения выбора этих 16 выходов необходимы 4 входных сигнала - a_{8}, a_{4}, a_{2} и a_{1}. Два младших из них ( a_{2} и a_{1} ) подаются на все дешифраторы одновременно. Два старших ( a_{8} и a_{4} ) подаются на пятый дешифратор, служащий для обеспечения выбора одного из четырёх дешифраторов выходной части схемы.

Каскад дешифраторов на 16 выходов на базе дешифраторов на 2 входа

Рис. 5.1. Каскад дешифраторов на 16 выходов на базе дешифраторов на 2 входа

Принцип работы каскада тот же, что и у отдельно взятого дешифратора - он выдаёт активный сигнал только на одном выходе. Номер этого выхода соответствует двоичному коду, поданному на входные линии. Например, при подаче кода 1110_{2} (на рис. 5.1 показано красным цветом) будет работать только четвёртый дешифратор выходной очереди каскада, на разрешающие входы остальных дешифраторов подаётся логический ноль. Следовательно, на выходах схемы Q_{1}…Q_{11} будут сформированы логические нули. И только на активном, четвёртом дешифраторе формируется унарный код - на выходе "2" логическая единица соответствующая коду 10_{2}=2_{10} на входе этого дешифратора. Таким образом, на выходе каскада Q_{14} будет логическая единица, соответствующая коду 1110_{2}=14_{10}.

На рис. 5.1 каскад построен на одинаковых дешифраторах. Но возможен синтез схем, когда выбирающий дешифратор на входе схемы будет другой разрядности. Рассмотрим каскад также на 16 выходов, но построенный на базе дешифраторов на 3 входа. В этом случае выходная очередь каскада содержит два дешифратора (рис. 5.2), на входы которых подаются сигналы с трёх младших входных линий a_{4}, a_{2} и a_{1}. Сигнал со старшей линии a_{8} подключается к единственной входной линии управляющего дешифратора на входе схемы. Он определяет, какой из двух дешифраторов будет активен. Так, если подан тот же код 1110_{2} (показан на рис. 5.2 красным цветом), что и в предыдущем примере, то выбирается нижний, второй дешифратор. Следовательно, на выходах верхнего дешифратора (выходы каскада Q_{0}…Q_{7} будут логические нули. Активный нижний дешифратор сформирует активный сигнал логической единицы только на одном выходе "6", т.е. на выходе каскада Q_{14} будет логическая единица, соответствующая входному коду 1110_{2}=14_{10}.

Каскад дешифраторов на 16 выходов на базе дешифраторов на 3 входа

Рис. 5.2. Каскад дешифраторов на 16 выходов на базе дешифраторов на 3 входа

Рассмотрим пример с большей разрядностью. Необходимо синтезировать схему дешифратора на 7 входов на базе 4-входовых дешифраторов.

У этой схемы должно быть 2^{7}=128 выходных сигналов. Один базовый 4-входовой дешифратор обеспечивает наличие 2^{4}=16 выходов. Поэтому в выходном каскаде схемы должно быть 128:16=8 базовых дешифраторов (рис. 5.3).

Каскад на 7 входов на базе 4-входовых дешифраторов

увеличить изображение
Рис. 5.3. Каскад на 7 входов на базе 4-входовых дешифраторов

Они подключаются своими входами "8", "4", "2" и "1" к младшим разрядам входной информации а_{8}, а_{4}, а_{2} и а_{1} соответственно. На рис. 5.3 показаны только первый и восьмой дешифраторы, остальные подключаются аналогично.

Для разрешения работы каждого из этих восьми дешифраторов служит еще один дешифратор (девятый, обозначенный на схеме Упр - управляющий каскадом). Его разряды "4", "2" и "1" подключены к старшим разрядам входной информации а_{64}, а_{32} и а_{16} соответственно. На вход "8" постоянно подается логический 0, то есть этот вход заземлен. Если необходима постоянная работа каскада, то управляющий дешифратор должен работать постоянно, поэтому на его разрешающий вход постоянно подается логическая 1. В данном примере половина его выходов не используется: поскольку старший информационный вход заземлен, на выходах управляющего дешифратора с номерами 8 … 15 всегда будет пассивный уровень логического 0.

Для понимания работы схемы рассмотрим случай, когда на входы подается код 120_{10}=1111000_{2}. Поэтому на входы постоянно работающего управляющего дешифратора будет поступать информация а_{64}=1, а_{32}=1 и а_{16}=1. Следовательно, активный сигнал будет на одном его выходе - "7". Поэтому работать будет только восьмой дешифратор каскада, у которого Е =1. На его входы "8", "4", "2" и "1" будет поступать информация со входов схемы а_{8}=1, а_{4}=0, а_{2}=0 и а_{1}=0. Поэтому на его выходе "8" будет активный сигнал логической единицы, а на остальных - логический 0. На выходах всех остальных дешифраторов будут пассивные сигналы, так как у них разрешающий сигнал Е=0. Таким образом, на выходе схемы Q_{120} =1 ,остальные сигналы равны 0: происходит преобразование двоичного кода в унарный в каскадной схеме включения.

Ту же схему можно изобразить более наглядно с помощью шин (рис. 5.4).

Шина - это совокупность линий, имеющих одинаковое функциональное назначение. С помощью шины можно объединить несколько линий, дав каждой из них свой номер. Номер сигнала ставится рядом с той шиной, в которую входит и из которой он выходит.

Шинная организация каскадного соединения дешифраторов

увеличить изображение
Рис. 5.4. Шинная организация каскадного соединения дешифраторов

На рис. 5.4 изображены две шины. Одна из них объединяет входные сигналы а_{64}, а_{32}, а_{16}, а_{8}, а_{4}, а_{2} и а_{1}, а вторая - выходные сигналы управляющего дешифратора, использующиеся как разрешающие сигналы для дешифраторов 1…8 в выходной очереди каскада.

Во всех предыдущих примерах схемы содержали по две очереди каскада - входную и выходную. В тех случаях, когда разрядность каскада большая, а количество входов базового дешифратора маленькое, количество очередей возрастает. Так, например, в схеме дешифратора на 16 выходов на базе 1-входовых дешифраторов, будет четыре очереди (рис. 5.5).

Базовый дешифратор имеет 2 выхода, поэтому для построения каскада на 16 выходов необходимо соединить 8 базовых ИС, которые образуют выходную (первую очередь) каскада. Информационные входы всех дешифраторов выходной (первой) очереди каскада подключаются к младшим входным линиям соответственно разрядности базового дешифратора. Так, в схеме на рис. 5.5 на дешифраторы с номерами 1.1-1.8 приходит информация с младшей входной линии a_{1}. На дешифраторы 2.1 - 2.4 второй очереди - следующий, второй сигнал со входа a_{2}, на дешифраторы 3.1 - 3.2 - третий a_{4} и на последний дешифратор 4.1 - последний, старший входной сигнал a_{8}.

Каскад на 16 выходов на базе 1-входовых дешифраторов

увеличить изображение
Рис. 5.5. Каскад на 16 выходов на базе 1-входовых дешифраторов

По вышеизложенному принципу можно построить каскад дешифраторов на любое количество разрядов. При синтезе схемы рекомендуется придерживаться следующей последовательности действий:

  1. Нарисовать базовый дешифратор.
  2. Определить количество дешифраторов в выходной части каскада (общее количество выходов схемы разделить на количество выходов базового дешифратора) и нарисовать выходную очередь каскада.
  3. Нарисовать входную шину каскада нужной разрядности (из расчета N=2^{n}, где N -количество выходов схемы, n - количество необходимых входных линий).
  4. Соединить входные информационные линии дешифраторов выходного каскада и младшие разряды входной информационной шины.
  5. Количество выходов дешифраторов следующей очереди каскада равно количеству дешифраторов предыдущей очереди. Следовательно, определить количество дешифраторов в следующем каскаде можно, поделив количество дешифраторов в предыдущем каскаде на количество выходов базового дешифратора. Нарисовать следующую очередь.
  6. Подключить выходы следующей очереди к разрешающим входам дешифраторов предыдущей очереди (на схемах очереди следуют справа налево ). Входные информационные линии дешифраторов следующей очереди подключаются к следующим разрядам входной шины каскада и т.д.
< Лекция 4 || Лекция 5: 12 || Лекция 6 >