Опубликован: 21.06.2011 | Уровень: для всех | Доступ: свободно
Дополнительный материал 1:

Заключение

< Лекция 16 || Дополнительный материал 1: 12

Предметный указатель

Формат предоставления (по алфавиту без указания страниц):

D-триггер – это синхронный триггер, имеющий два входа – вход данных D и вход синхронизации С.

nМОП-технология - технология производства ИМС на базе полевых транзисторов с индуцированным каналом n-типа.

Z-состояние - то же, что третье состояние.

Бит – элементарный информационный объём, соответствующий одному разряду двоичного числа.

Буфер на 3 состояния – выходная часть схемы ТТЛ, обеспечивающая возможность перехода в третье, высокоимпедансное состояние.

Быстродействие ЗУ – определяется продолжительностью операции обращения к ЗУ.

Высокоимпедансное состояние - то же, что третье состояние.

Вычитающий счетчик - выдающий последовательность с уменьшением кода.

Двоичная арифметика – совокупность правил для осуществления арифметических операций в двоичном коде.

Двоичный счетчик - схема, генерирующая при подаче на счётный вход последовательность двоичных кодов.

Дешифратор –это логическая схема, преобразующая двоичный код в унарный.

Динамический вход ИМС – управляющий вход, выполняющую свою функцию по фронту сигнала.

Дизъюнктивно-нормальная форма – представление логического выражения в виде произведения сумм.

Дополнительный код - запись числа, в которой для отрицательных чисел значащие разряды получаются как увеличенный на 1 обратный код модуля числа. Служит для замены вычитания сложением чисел с учётом их знаков.

Задний (отрицательный) фронт сигнала –изменение его с уровня логической единицы на уровень логического нуля (обозначается 1/0).

Запоминающее устройство – устройство, физически реализующее функцию памяти данных и программ.

Запоминающий элемент – часть памяти, предназначенная для сохранения одного бита информации.

Инверсия – операция НЕ– логическое действие, при котором появление хотя бы одного логического нуля на входе даёт логический нуль на выходе.

Инвертор – логический элемент, реализующий операцию НЕ.

Информационный объём памяти –количество бит (байт) информации, которое можно разместить в памяти.

Каноническая сумма минтермов – это логическая сумма всех минтермов, которая представляет собой максимальное логическое выражение, соответствующее таблице истинности.

Каноническое произведение макстермов – это логическая сумма всех макстермов, которая представляет собой максимальное логическое выражение, соответствующее таблице истинности.

Карта Карно – графическое представление таблицы истинности.

Карта памяти – таблица, содержащая начальные и конечные адреса диапазона адресов, поддерживаемых блоками памяти.

КМОП-технология - технология производства ИМС на базе полевых транзисторов с каналами обоих типов электропроводности.

КНФ – конъюнктивно-нормальная форма – представление логического выражения в виде суммы произведений.

Логическая переменная – переменная, значение которой может быть равно либо логическому нулю, либо логической единице.

Логическая схема – схема, состоящая из логических элементов.

Логическая функция – функция, включающая в себя логические переменные, значение которой может быть равно либо логическому нулю, либо логической единице.

Логический элемент – графическое представление элементарной логической функции.

Логическое отрицание – операция НЕ, инверсия – логическое действие, при котором происходит изменение состояния на противоположное.

Логическое сложение – операция ИЛИ, дизъюнкция – логическое действие, при котором появление хотя бы одной логической единицы на входе даёт логическую единицу на выходе.

Логическое умножение – операция И, конъюнкция – логическое действие, при котором появление хотя бы одного логического нуля на входе даёт логический нуль на выходе.

Макстерм – это сумма всех входных переменных, соответствующее одной строке таблицы истинности, в которой значение выходной переменной (значение функции) равно 0. Переменная входит в макстерм с инверсией, если её значение в строке истинности равно 1.

Масочные ПЗУ – устройства однократно программируемой памяти.

Микропроцессор – цифровое устройство, предназначенное для выполнения арифметических и логических операций и осуществляющее контроль за работой всей ЭВМ.

Минтерм – это полное произведение всех входных переменных, соответствующее одной строке таблицы истинности, в которой значение выходной переменной (значение функции) равно логической 1. Переменная входит в минтерм с инверсией, если её значение в строке истинности равно 0.

Мультиплексор (селектор) – это логическая схема, производящая выбор одного из нескольких информационных входов в соответствии с выбранным адресом и коммутацию выбранного информационного входа с единственным информационным выходом.

Накопитель – это регулярная структура из отдельных запоминающих элементов.

Обратный код – запись числа, в которой для отрицательных чисел значащие разряды записываются в виде инверсии разрядов модуля числа. Самостоятельного значения не имеет.

Обращение к ЗУ – это запись или считывание.

Оперативное запоминающее устройство – энергозависимое ЗУ, служащее для первоначального (временного) сохранения вводимой информации.

Основание системы счисления – это число, равное количеству знаков, которые используются в этой системе для записи чисел.

Открытый коллектор – вариант реализации буферной части элементов ТТЛ без резистора в цепи нагрузки, который выносится за пределы схемы.

Память ЭВМ – это её функциональная часть, предназначенная для записи, хранения и выдачи данных.

Передний (положительный) фронт сигнала – изменение его с уровня логического нуля на уровень логической единицы (обозначается 0/1).

Позиционная система счисления – в которой вес разряда определяется его позицией в записи числа.

Последовательностное цифровое устройство –в котором выходные сигналы зависят не только от текущих значений входных сигналов, но и от последовательности значений входных сигналов, поступивших на входы в предшествующие моменты времени.

Постоянное запоминающее устройства

Программируемые ПЗУ

Прямой код

Реверсивный счетчик

Регенерация

Регистр

Регистровая память

Регистры общего назначения

Репрограммируемые ПЗУ

Сброс триггера

Сверхоперативное запоминающее устройство

Синхронный счётчик

Система счисления

Состояние высокого сопротивления

Статический вход ИМС

Сумматор

Суммирующий счетчик

Схемы обрамления

Схемы с активной нагрузкой

Счетчик

Таблица истинности

Транзисторно-транзисторная логика

Третье состояние

Триггер

Установка триггера

Шина

Шина адреса

Шина данных

< Лекция 16 || Дополнительный материал 1: 12
Роман Пархоменко
Роман Пархоменко
Россия, Sankt Piterburg, 182, 1997
Алексей Смирнов
Алексей Смирнов
Россия